专利摘要
专利摘要
本发明属于电路领域,具体涉及一种可编程的单DAC多路基准输出电路。一种可编程的单DAC多路基准输出电路,包括:控制单元,用于解析来自其他处理器或者上位机的命令或者设置DAC输出,选择接通模拟开关的通道;可编程DAC,其输入端与控制单元的输出端相连,用于输出一个基准的电压,将该基准电压分配给后端的模拟开关;多路模拟开关,其输入端分别与控制单元的输出端、可编程DAC的输出端相连,用于将来自可编程DAC的输出信号分配至后端的通道;多个滤波模块,其输出端与多路模拟开关的输入端相连,用于对输入信号的信号进行低通滤波处理后输出。
权利要求
1.一种可编程的单DAC多路基准输出电路,其特征在于,包括:
控制单元,用于解析来自其他处理器或者上位机的命令或者设置DAC输出,选择接通模拟开关的通道;
可编程DAC,其输入端与所述控制单元的输出端相连,用于输出一个基准的电压,将该基准电压分配给后端的模拟开关;
多路模拟开关,其输入端分别与所述控制单元的输出端、所述可编程DAC的输出端相连,用于将来自可编程DAC的输出信号分配至后端的通道;
多个滤波模块,其输出端与所述多路模拟开关的输入端相连,用于对输入信号的信号进行低通滤波处理后输出,其中:
所述滤波模块包括电阻、电容和同相输入的运算放大器;
所述多路模拟开关的输出端与所述电阻的输入点相连;
所述电阻的输出端与所述同相输入的运算放大器的输入端相连;
所述电容的一端接地,所述电容的另一端分别与所述电阻、所述同相输入的运算放大器相连,或者
所述滤波模块包括电阻、电容和电压跟随器,
所述多路模拟开关的输出端与所述电阻的输入点相连,
所述电阻的输出端与所述电压跟随器的输入端相连,
所述电容的一端接地,所述电容的另一端分别与所述电阻、所述电压跟随器相连。
2.根据权利要求1所述的一种可编程的单DAC多路基准输出电路,其特征在于,所述控制单元是控制器或FPGA。
3.根据权利要求1所述的一种可编程的单DAC多路基准输出电路,其特征在于,其他处理器或者上位机与控制单元通过串口、以太网、SPI、IIC、USB中的一种通信协议进行信号传输。
说明书
技术领域
本发明属于电路领域,具体涉及一种可编程的单DAC多路基准输出电路。
背景技术
在电子系统中需要大量的不同幅度的电压作为A/D转换、比较器等部件的基准,电压的精确度决定着系统的精度。
现有的多路基准输出大多采用多片的DAC(数字模拟转换器)分别输出,其主要的缺点是:需要的基准输出的路数同需要的DAC器件的数目是一致的,使得板子面积变大,成本变高。
发明内容
发明目的:本发明针对上述现有技术存在的问题做出改进,即本发明公开了一种可编程的单DAC多路基准输出电路,其共享同一个DAC,解决基准输出多路需要多个DAC的问题。
技术方案:一种可编程的单DAC多路基准输出电路,包括:
控制单元,用于解析来自其他处理器或者上位机的命令或者设置DAC输出,选择接通模拟开关的通道;
可编程DAC,其输入端与所述控制单元的输出端相连,用于输出一个基准的电压,将该基准电压分配给后端的模拟开关;
多路模拟开关,其输入端分别与所述控制单元的输出端、所述可编程DAC的输出端相连,用于将来自可编程DAC的输出信号分配至后端的通道;
多个滤波模块,其输出端与所述多路模拟开关的输入端相连,用于对输入信号的信号进行低通滤波处理后输出。
进一步地,所述控制单元是控制器或FPGA。
进一步地,所述滤波模块包括电阻、电容和电压跟随器,
所述多路模拟开关的输出端与所述电阻的输入点相连,
所述电阻的输出端与所述电压跟随器的输入端相连,
所述电容的一端接地,所述电容的另一端分别与所述电阻、所述电压跟随器相连。
进一步地,所述滤波模块包括电阻、电容和同相输入的运算放大器,
所述多路模拟开关的输出端与所述电阻的输入点相连,
所述电阻的输出端与所述同相输入的运算放大器的输入端相连,
所述电容的一端接地,所述电容的另一端分别与所述电阻、所述同相输入的运算放大器相连。
其他处理器或者上位机与控制单元通过串口、以太网、SPI、IIC、USB中的一种通信协议进行信号传输。
有益效果:本发明公开的一种可编程的单DAC多路基准输出电路具有以下有益效果:
1、减少板子上器件的数量,减小板子面积;
2、节约成本。
附图说明
图1为本发明公开的一种可编程的单DAC多路基准输出电路的结构示意框图。
具体实施方式:
下面对本发明的具体实施方式详细说明。
具体实施例1
如图1所示,一种可编程的单DAC多路基准输出电路,包括:
控制单元,用于解析来自其他处理器或者上位机的命令或者设置DAC输出,选择接通模拟开关的通道;
可编程DAC,其输入端与控制单元的输出端相连,用于输出一个基准的电压,将该基准电压分配给后端的模拟开关;
多路模拟开关,其输入端分别与控制单元的输出端、可编程DAC的输出端相连,用于将来自可编程DAC的输出信号分配至后端的通道;
多个滤波模块,其输出端与多路模拟开关的输入端相连,用于对输入信号的信号进行低通滤波处理后输出。
进一步地,控制单元是控制器。
进一步地,滤波模块包括电阻、电容和电压跟随器,
多路模拟开关的输出端与电阻的输入点相连,
电阻的输出端与电压跟随器的输入端相连,
电容的一端接地,电容的另一端分别与电阻、电压跟随器相连。
进一步地,滤波模块包括电阻、电容和同相输入的运算放大器,
多路模拟开关的输出端与电阻的输入点相连,
电阻的输出端与同相输入的运算放大器的输入端相连,
电容的一端接地,电容的另一端分别与电阻、同相输入的运算放大器相连。
其他处理器或者上位机与控制单元通过串口通信协议进行信号传输。
控制单元的输入来自上位机或者是其他的控制器,控制单元通过解析输入命令,产生输出信号CLK、DATA、ADDR,其中:
CLK、DATA连接至可编程DAC模块,通过CLK、DATA引脚,控制器模块可实现控制可编程DAC模块的输出DACOUT;
ADDR信号连接至多路模拟开关,用于选择将DAC模块的输出DACOUT分配至多路模拟开关的输出O1、ON,R1和C1(以及RN和CN)实现对O1(ON)的低通滤波处理,最终的输出信号通过电压跟随器1(电压跟随器N)输出成Signal1(SignalN)
在控制单元完成对来自上位机或其他控制器的命令解析后,针对不同的通道对可编程DAC产生不同的DACOUT,通过设置相应的ADDR信号,动态快速切换多路模拟开关,使得DACOUT可分配至不同的输出基准通道,从而实现单DAC多路基准信号输出的目的。
具体实施例2
与具体实施例1大致相同,区别仅仅在于:
控制单元是FPGA;
其他处理器或者上位机与控制单元通过以太网通信协议进行信号传输。
具体实施例3
与具体实施例1大致相同,区别仅仅在于:
其他处理器或者上位机与控制单元通过SPI通信协议进行信号传输。
具体实施例4
与具体实施例1大致相同,区别仅仅在于:
其他处理器或者上位机与控制单元通过IIC通信协议进行信号传输。
具体实施例5
与具体实施例1大致相同,区别仅仅在于:
其他处理器或者上位机与控制单元通过USB通信协议进行信号传输。
上面对本发明的实施方式做了详细说明。但是本发明并不限于上述实施方式,在所属技术领域普通技术人员所具备的知识范围内,还可以在不脱离本发明宗旨的前提下做出各种变化。
一种可编程的单DAC多路基准输出电路专利购买费用说明
Q:办理专利转让的流程及所需资料
A:专利权人变更需要办理著录项目变更手续,有代理机构的,变更手续应当由代理机构办理。
1:专利变更应当使用专利局统一制作的“著录项目变更申报书”提出。
2:按规定缴纳著录项目变更手续费。
3:同时提交相关证明文件原件。
4:专利权转移的,变更后的专利权人委托新专利代理机构的,应当提交变更后的全体专利申请人签字或者盖章的委托书。
Q:专利著录项目变更费用如何缴交
A:(1)直接到国家知识产权局受理大厅收费窗口缴纳,(2)通过代办处缴纳,(3)通过邮局或者银行汇款,更多缴纳方式
Q:专利转让变更,多久能出结果
A:著录项目变更请求书递交后,一般1-2个月左右就会收到通知,国家知识产权局会下达《转让手续合格通知书》。
动态评分
0.0